|
电子技术基础自测题(第1套)
一、选择填空(共30分,每空2分)
1. 在图示电路中,忽略二极管的正向压降,UO为( )。
A. -6V B. -3V C. -9V
图题1 图题2
2.在图示电路中,稳压二极管管DZ1和DZ2的稳定电压分别为6V和10V,其正向压降可忽略不计,则UO为( )。
A. 16V B. 6V C. 10V
3.在晶体管电压放大电路中,当输入信号一定时,静态工作点设置偏向截止区将可能产生( )
A. 底部失真 B. 顶部失真 C. 交越失真 D.频率失真
4.固定偏置基本放大电路出现截止失真时,应调节RB,使其阻值( )
A增大 B减小 C先增大后减小
5.集成运放可分为两个工作区,它们是( )。
A.正反馈与负反馈 B.虚短与虚断 C.线性与非线性
6.在放大电路中,为了稳定静态工作点,可引入( );若要稳定放大倍数,应引入( )。
A.交流负反馈 B.直流负反馈 C.交流正反馈 D.直流正反馈
7.三端集成稳压器W7900 系列 1 端为( )
A. 输入端 B. 输出端 C. 公共端
8.直流稳压电源一般是由( )、( )、滤波、稳压四部分组成。
A. 变压 B. 变频 C. 整流
9. 下图所示门电路中,Y恒为0的是图( )
10. 与 相等的逻辑式为( )。
11. 下图所示组合逻辑电路式为( )。
12.N个触发器可以构成能寄存( )位二进制数码的寄存器。
A.N-1 B.N C.N+1 D.2N
13.在下列触发器中,有约束条件的是( )。
A. JK触发器 B. D 触发器 C. RS触发器 D.T触发器
二、是非题(共10分,每小空1分)
1. 因为N型半导体的多子是自由电子,所以它带负电。( )
2. 晶体管的反向和饱ICBO电流越小,说明晶体管的稳定性越好。( )
3.串联或并联负反馈可以改变放大电路的输入电阻,但不影响输出电阻。( )
4.电压比较器是把输入电压信号与输出电压信号进行比较的电路。( )
5.单相半波整流电路只利用了电源的半个周期。( )
6.整流电压的平均值指得就是有效值。( )
7. 基本的逻辑关系有与、或、非三种。( )
8. 若有AB=AC,则B=C。( )
9.一个十进制计数器,可以作为十分频器使用。 ( )
10.相同计数模的脉冲同步计数器和异步计数器相比,前者工作速度快。 ( )
三、简答题(共30分)
1. 分别测得某个放大电路中晶体管的各电极电位如下图所示,判断: ?
(1)三极管的管脚, 并在各电极上注明E、B、C;?(6分)
(2)是NPN管还是PNP管,是硅管还是锗管。 (4分)
2. 在右图所示的电路中,A为理想运算放大器,问:
(1)图示电路属于什么类型的反馈电路(正、负;直流、交流;串联、并联;电压、电流)?(4分)
(2)图示电路是什么类型(比例、加法、减法、比较;同相、反相)的信号运算电路?(2分)
(3)电路的输入电阻、输出电阻与无反馈时相比,分别有什么变化(增大、减小)?(2分)
(4)电路的电压放大倍数是多少(写出表达式)(2分)?
3. 应用逻辑代数化简逻辑函数式: (4分)
4. 下降沿触发的JK触发器的时钟和J、K信号波形如下图,画出输出Q的波形。设初态为0(6分)
四、分析及计算题 (共30分)
1.电路如下图所示,已知UCC=20V,RB1=20 KΩ,RB2=10 KΩ,RE=2 KΩ,RC=2 KΩ,β=50,UBEQ=0.7V。试求1)估算静态工作点;(4分)
2)放大电路的输入电阻Ri,输出电阻Ro,电压放大倍数Au;(6分)
2.下图为两级运放电路,求 uo。(10分)
3. 设计一个三人(A、B、C)表决电路。每人有一按键,如果赞同,按键,表示“1”;如不赞同,不按键,表示 “0”。表决结果用指示灯表示,多数赞同,灯亮为“1”,反之灯不亮为“0”。(10分)
资料:
一、选择填空
1. B 2. C 3.B 4.B 5. C 6. B.A 7. C
8. A、C 9. C 10. A 11. C 12. B 13. C
二、是非题
1. 错 2. 对 3. 对 4. 错 5. 对 6. 错 7. 对 8. 错 9.对 10.对
三、解答题
1. (1)① E ② C ③ B
(2)是NPN管,锗管
2 (1)交直流并联电压负反馈电路
(2)反相比例运算电路
(3)输入电阻减小、输出电阻减小
(4)
3.
4.
四、分析题
1. 1)VB=6.7V; IEQ=3mA; IBQ=60μA ; Rbe=0.742 KΩ VCEQ=8V
2)Ri≈0.742 KΩ; Ro=Rc=2 KΩ; Au=-134.8
2.解:第一级 A1 是加法运算电路 uo1 = – ( 0.2 – 0.4 ) = 0.2 V
第二级 A2 是减法运算电路 uo = (– 0.6 – 0.2 ) = – 0.8 V
3. (1) 列逻辑状态表
(2) 写出逻辑表达式
化简:
(3) 用“与非”门构成逻辑电路
|
|