奥鹏作业答案-谋学网-专业的奥鹏在线作业答案辅导网【官网】

 找回密码
 会员注册

微信登录,扫一扫

手机号码,快捷登录

VIP会员,3年作业免费下 !奥鹏作业,奥鹏毕业论文检测新手作业下载教程,充值问题没有找到答案,请在此处留言!
2022年5月最新全国统考资料投诉建议,加盟合作!点击这里给我发消息 点击这里给我发消息
奥鹏课程积分软件(2021年最新)
查看: 1189|回复: 1

15秋福师《EDA技术》在线作业一资料辅导资料

[复制链接]
发表于 2015-10-20 09:38:23 | 显示全部楼层 |阅读模式
谋学网
5 s) }- C  n, R9 g
福师《技术》在线作业一7 R$ ]5 x2 j- M1 E& {2 M+ e! X

  Z9 x5 u; y' u* \' v% v0 @
6 A6 @9 q$ T2 v! m$ h
* K( i- j# s0 m( c/ w  |& L7 P% t; V; U9 v
一、多选(共 10 道试题,共 20 分。)
" \! Y7 I$ ~$ Z- ~; @
9 l/ Z. q6 f' |0 X  a6 S+ g1.  下面哪些是专业提供第三方软件工具的公司()。
. V3 b9 r7 a: G$ C" M- V& g. n
, b3 ?  k5 Q4 V8 v# e& N. Mntor0 f& ?& y* {' Z" F/ Q- q: I
. Synopsys
6 q1 U. o/ o1 O. Synpliity1 r  J" ]7 g3 l" M/ |
正确资料:  D+ K. s% i8 p" }( Y8 ?7 A
2.  常用的综合工具有哪些()。* X' [5 d1 }  h5 }- ?6 k9 p+ a8 \
. FPG xprss
  |8 D- C0 J" e8 \5 r# S3 z$ x8 f. FPG ompilr
, O: Q" J9 h* J. Z, Q7 a6 ^1 U. Synplify Pro8 W$ A7 _7 O  Z* O
正确资料:
' z& T3 c) W5 ^9 Z7 H) u7 h3.  目前的技术主要特点有哪些()。' T7 ~2 \! f$ h- s
. 使用普及
& M5 k; {9 r3 P* `1 T8 M0 Q8 D) g# _. 应用广泛
; [$ j0 Q; D! _; K. U/ v. 工具多样
, h' q! i: N# T( S1 p. 软件功能强大
$ ?* C5 s) x5 K- G$ _$ D正确资料:3 b0 ~0 U5 f7 j
4.  常用的集成FPG/PL开发工具有哪些()。, T4 E" z; e4 }$ x1 a
. MX+plus II* q/ P3 h# A( ^( b" T, m
. Qurtus II
% Q0 A, t3 s5 I9 d. IS: A1 N; d6 r$ |" ~$ S4 z! W1 p
. ispLVR
  h& Q6 C. C; ]* {正确资料:7 W+ K9 ^( Q& x* q( G
5.  TOP-own设计一般分为哪几个层次()。- t* f7 I! b; e/ e9 X4 l
. 系统级/ A! J- U  q* @  a6 ]& z' z& a
. 功能级
1 o( Z3 j( N( ~" n. 门级
" M4 @* B5 s  y6 H' E& z1 y. 开关级
0 J. o: |- C& t% a6 B0 v正确资料:4 c* j9 H: q6 N8 ^
6.  综合有哪几种形式()。
" v; [8 s8 d( p5 C4 v3 Z. RTL
- E$ m# E) T4 b. 逻辑综合
: l& O) ]& ~4 }. 将逻辑门表示转换到版图表示
6 E. ^9 j; Z/ r+ Z( }; C: }; v正确资料:
+ _2 V9 X. |: F, W. q7.  下面哪些是专业提供PL器件厂商()。
+ K/ r: }* s) _) u. Xilinx
& k% k2 Z" X. I7 Q. ltr
+ [$ v: B% A/ z, z& B. Ltti
( n: i( H3 u3 W2 R! }. Misoftwr5 O( N. S" L# f$ S
正确资料:) H& n: v9 j' G/ p0 J0 g* L8 {9 g" t
8.  技术发展阶段描述正确的是()。
7 ]0 `- N( T% N8 D, g$ `4 h. 阶段/ {' K0 A  L6 e  F5 x
. 阶段
0 J: A9 d9 Y* C+ k, t* S. 阶段7 L9 y2 y0 X4 ^( F- h1 ]4 y2 U, w' A
. 以上都不对
. d. k$ ^5 s0 K正确资料:5 t+ G+ K/ Z5 X0 E) D
9.  IP核一般分为哪几种()。% l$ C* n! G, a8 n6 T) u; |4 j
. 硬核
8 V( [% s1 X0 @1 h0 H3 r. 固核
+ |% A2 B# H$ D  R: R. 软核' ~3 F4 R7 B) g" F) a5 `
. 以上全不对
" Z/ m  ^) T7 t! J0 t* H; q: s正确资料:
1 H& O" w1 _. K# p7 y10.  目前常用的硬件描述语言为:()。
9 `% X2 }2 ^+ h, ?/ T" h: @. Vrilog7 j6 ^, z3 Q/ G
. VHL# h; @9 W0 ?  p
. 和 V, h5 A/ G; r. F
. V
( g' _+ [" s# o- ?: i: T2 g正确资料:
7 B0 E9 d3 q2 I% ?! S! s7 ?( \
& u2 m$ o! ^7 w% q3 o, t6 }! F1 W% X) D8 E" F

- t, q9 }: e" z7 g7 {+ [福师《技术》在线作业一
0 g/ X$ x8 D/ ^: i7 Q: x9 R3 C3 J% n' |! w2 R9 O5 Z+ K) `, W
, ?" ]: F* k, b+ g* ]% T+ q
) u9 P6 ]# b& n3 J  h

6 D6 z2 x  p2 p二、判断题(共 40 道试题,共 80 分。)
/ @* F: Z  n. l% V
+ h% I' Y5 k2 @7 j2 l1.  Vrilog HL和 VHL目前还都不是I标准。% i' F7 q- P: l" _
. 错误0 X) l5 M  O8 f0 L. `! ^; E
. 正确
# R: D7 ^# M% k6 I9 o$ {: H正确资料:
8 ?# S2 A; u( J/ X2.  Vrilog HL语法要素与软件编程语言(如语言)是完全相同的。
; ~& S% k# ~/ _$ E4 Q1 @* ~& e. 错误
2 ]- D, V9 M" m1 f. 正确0 e/ B5 A0 P4 M: E: t. {! L
正确资料:
1 ]4 s% O) o& G+ z4 x/ ?& h' l! \3.  IP核中的硬核可靠性高,能确保性能,能够很快投入使用。: Y9 B& ?# P& E* \: B+ b1 r
. 错误# L/ J9 _' H. `. w, I1 b
. 正确
; Y' {6 l. i( F8 [正确资料:
# X4 b! {/ y) y$ L6 s& P( ^) c4.  仿真也称模拟,是对所设计电路的功能的验证。( i* u. T: s/ a. n! @+ H
. 错误  p0 G/ d  ~) p  X- W) }0 L
. 正确
9 h$ [) p9 p' m0 R. y正确资料:" r- p9 I" [$ o# [0 @
5.  SRM是指静态存储器。2 Z; @& o3 f' T5 F& W" e
. 错误( |: m* |& Z) n; Y
. 正确
/ E: u: [% b2 u4 W正确资料:& ?0 e# _* R, D+ m
6.  Vrilog HL中ssign为持续赋值语句。8 h# [3 B" O9 _: o2 |* f3 M2 g
. 错误
  o+ l7 Q8 X; C$ D2 T, f. 正确) L! l1 N  a, a
正确资料:% [) P6 k' R0 S& Q- G5 Q; B
7.  数字设计流程中的设计输入的表达方式一般有原理图方式核HL文本方式两种。
+ |# h% I, {% t" t) w. 错误9 U& \4 w; O! W; W( D( n6 o
. 正确% {2 {+ l+ z  H/ ?" R  G9 b
正确资料:* E6 f! k( M$ e
8.  SO是Systm On hip,芯片系统的缩写。
. U7 z! J5 w$ z8 m; g0 l1 f3 j. 错误
9 C0 a' H  @; ^0 h. 正确& N4 }; a6 M" \# m/ ~- _" K
正确资料:! z7 H6 d- j2 {2 ~6 E7 g5 t+ F* F" n
9.  GL是Gnri rry Logi,通用阵列逻辑的缩写。
3 q7 W; i$ K% }( T. 错误" S5 e3 v$ |, X. ^- t
. 正确3 T( M/ l4 \+ i' ?7 j, k
正确资料:/ }9 ?9 M' U* I& t! K$ x* t) I
10.  HL是Hrwr sription Lngug,硬件描述语言的缩写。1 x; W0 n6 ^' \9 {7 _3 Q$ I
. 错误  }3 O" A6 p: F  Y' t: M* T
. 正确2 n% S3 Z& t0 H. m- [' @0 |+ b2 G; S
正确资料:
0 I6 b5 H/ Q0 u$ B11.  PL和FPG都属于高密度可编程逻辑器件。8 m- o, d1 a, E% t( x
. 错误
* ]8 X# s" x7 [- U4 B  {9 b1 X& L. 正确; z9 L4 K8 n4 y' ~# ~4 c* I( ~" q
正确资料:
  [/ @* C( f, N12.  用状态机进行设计具有速度快、结构简单、可靠性高等优点。
" [' M) H2 ^  l- T! O+ N. 错误) F7 S( C# c7 I' t
. 正确
6 Q0 y( {* r: a5 V8 B5 d正确资料:. D- i! h6 u1 ?6 A
13.  PL是omplx Progrmml Logi vi,复杂可编程逻辑器件的缩写。. i- d: [7 i5 x) a% ~5 R
. 错误
4 B, E, Y- x, m/ w% V  h. 正确
6 s& _& m. K. O% u( M1 D& b正确资料:! a0 ?) K1 p" y, P* i( P
14.  对设计而言,采用的描述级别越高,设计越容易。
, h+ N) Z2 r  q; ?0 y: I6 D+ l. 错误
, v7 m: ^8 b( a; d) _/ W/ W+ X3 H. 正确
; n' }4 V7 T/ y+ w# X正确资料:1 p5 y8 |" W4 p6 \; N9 W! O3 e
15.  PL器件的设计往往采用层次化的设计方法,分模块,分层次地进行设计描述。2 j2 d9 k$ }+ b
. 错误
1 P0 q- j; _) C- K6 I. 正确. ~+ l* i" C, }7 m" B4 Z# Z" q1 n
正确资料:
/ H. P$ U' {1 i+ n  y) Q" y" \# p, v16.  ltr的FPG器件主要由两类配置方式:主动配置方式和被动配置方式。) K( |8 |/ H; Q5 w4 y
. 错误$ y0 U4 K6 }* }7 W/ K
. 正确
4 s$ W- k# x' D正确资料:
% i5 k6 `7 `: f1 I17.  目前常用的硬件描述语言为:Vrilog HL和 VHL。6 `  g) k& i" K# W8 L
. 错误" A5 s: `( E+ P  M5 L
. 正确
* O, N! s9 l& u& B- Y5 g正确资料:* b- B4 N% ~1 j: V* I3 Q
18.  有限状态机的复位分为两种:同步复位和异步复位。! B1 M* q- t0 H7 j; z/ y
. 错误& Z9 T, ]3 w: f/ f
. 正确
' q! t( d2 a: C正确资料:% }6 k9 \2 u5 R: [' }+ A
19.  Vrilog HL支持赋值语句。
5 K, V5 T9 k: W4 A, r4 i# W: |. 错误% Q1 i, B2 e2 v! F0 I
. 正确2 W8 X$ H0 g4 z1 j
正确资料:, E+ R/ Z5 c8 V0 r4 `: Z, }+ k
20.  绝大多数的FPG器件都基于SRM查找表结构实现。2 Z  Y: O# ~6 h. K! @1 s( Z
. 错误+ |: Y/ O. E3 n( ?
. 正确2 `- J3 B" X7 n' c
正确资料:
/ D2 M' `) U3 W" s3 ?8 `, l21.  SO是指把一个完整的系统集成在一个芯片上。& i3 o" A+ G/ `) n% Z# L( `
. 错误" ^( l% Y0 r# o! _: F: t
. 正确
+ R# H8 H. j! K3 {3 x# A: ^3 O正确资料:7 j- [+ E; g: n
22.  Vrilog HL支持条件运算符。
9 N1 ?0 c& f4 ]4 N. 错误
0 q8 j4 |0 v, E- q: z: w. 正确1 y! o5 a  g) N
正确资料:
) }, S- \- O8 i1 g  Z' V23.  在设计中一般采用硬件描述语言(HL)进行电路与系统的描述。4 S" }- s- U: b& P
. 错误( i% ~5 L$ B+ a3 O, F, ?3 T! Z
. 正确
+ k! g3 \8 }8 ]正确资料:4 E" @9 o5 Z' }
24.  HL是一种用文本形式来描述和设计电路的语言。
, S1 x# ?4 @9 x" O. 错误4 {. |# |8 b# Y7 C
. 正确
5 x9 a9 ]5 P& v+ S; K正确资料:6 X: C: P7 K, k) i, k
25.  解释型仿真器速度慢一些,但可以随时修改仿真环境和仿真条件。/ _9 L! @" V( \
. 错误
6 `. W- e; d2 [/ N. 正确$ r/ i3 \5 D' f1 r" e
正确资料:
/ L3 X! i% |% _! }3 N/ Y1 P9 a0 i26.  PL是Progrmml Logi rry,可编程逻辑阵列的缩写。
! n/ E' U) \6 x. 错误
0 P  G+ L8 N2 S% t" @3 ~. 正确5 V/ ?; a, N: u# e$ i, O! b% s
正确资料:! ]0 C1 _* l2 T
27.  SI是专用集成电路的缩写。
. Z9 X7 j2 W& y. W. 错误
# m% V$ s" o! u. 正确+ D/ H& E% k* q' ^# Q* V; x
正确资料:
* d! q/ r/ {" k$ E28.  PL按照可编程的次数分为两类:一次性编程器件和可多次编程器件。
! ~' T, ^" E! `. 错误9 g& U9 ]& d( C5 Z3 t
. 正确
- Q& C' s  \: d- |& ]% n" ~正确资料:  c- m$ N1 ^" r/ D. m( m$ k# ^
29.  Qurtus II是Xilinx的FPG/PL的集成开发工具。& l# S% A9 X* G- a1 n/ a& l, @7 V0 [; E
. 错误
  _+ a1 Y7 f1 x8 @0 Y3 R3 o. 正确9 g: |! w) [; a) G
正确资料:
2 b! ]; S6 o+ I- Y' P, `30.  PL器件内部主要由各种逻辑功能部件和可编程开关构成。
$ b" b6 s0 S) L% {0 N. 错误% p8 s, h! D* ~
. 正确
! e2 R& x0 M3 v  d  M) A3 ^$ U( ~正确资料:
) Z9 S0 }! r) M8 w6 n9 `, i: w9 k31.  混合仿真器就是能同时支持Vrilog和VHL的仿真器。; c  c9 \5 Q" W+ N8 Q/ I8 x, ^
. 错误
7 N8 {3 Z2 W! N) @. }5 v- O. 正确% Q7 X  J. s  p( t4 w
正确资料:
! d% E; \5 d4 p3 N& m32.  时序仿真也叫后仿真。
7 n2 Z3 o, Z1 _7 Z; E, E. 错误6 R0 L5 f4 z& C& G# ]7 i
. 正确/ K) {+ O6 d, c+ ~' b( d% T
正确资料:
5 `- ?# T- r$ V) V9 Z7 I33.  如果只需要在上电和系统错误时进行复位操作,采用异步复位方式比同步复位方式好。
! [/ g2 x- o8 N% R. 错误" p8 b! B0 `! y" b) @( i
. 正确# d: g* n: t' C' c) K% t. |( q# o3 K
正确资料:7 ]) t9 q, j, K* z' F% r) A& b" U
34.  状态机可以分为:米里型和摩尔型两类。
# \! G3 u! p) Y0 c  Y. 错误# k% n+ w+ M: _, k; K' J5 y
. 正确
3 w" n* d: W0 N; |- x正确资料:
; E& A& o( _' p" }7 x35.  JTG是Joint Tst tion Group, 联合测试行动组的缩写。) `6 Q( n  T  Q: z( p: Z$ o
. 错误
& ~% C( \$ ~, V# ^. 正确
! X; s$ L6 T+ l% Z8 P8 f+ |正确资料:. I5 W+ R8 X# m: Q" V" L
36.  反熔丝型开关元件一般用在对可靠性要求较高的军事和航天产品器件上。
+ w( q0 O# W# E4 H4 S  S  y  N7 \/ E. 错误
* {# ?8 {" v& O4 j( X; l& k. 正确' g9 g- U3 O' `. F! g
正确资料:
) l  Z$ ^* T8 G4 y6 O37.  Vrilog HL不支持逻辑运算符。# n' z7 i& F1 R; H  `7 J: e/ J
. 错误
, d, f4 v, P7 v& O, k. 正确
0 e, d0 G% @1 a& p2 J正确资料:
6 s7 k( @4 r6 O& p38.  浮栅编程元件一般用在民用、消费类产品中。" O5 U" R0 c7 ~/ `! L! ?
. 错误" B9 B5 r! ^& S
. 正确
9 \+ w( c: t: B5 O- u* y- a* K正确资料:
  ~5 L8 U/ g  c. \) s3 P39.  不考虑信号时延等因素的仿真称为功能仿真。' C" {2 O' d/ C9 x
. 错误
$ f1 U( r* A% o( L- U. 正确) O& n5 V, I2 S  k. M8 N
正确资料:
: K6 {$ e; z( _  O  H3 `40.  Vrilog语言即适合可综合的电路设计,也可胜任电路与系统的仿真。! @; h6 e% d1 W0 H: Q+ x$ z; D
. 错误0 h! m. ~' F4 T7 ^* v6 G: t2 ~
. 正确
* |) M3 {+ n2 i0 t) f4 X0 l7 [0 g正确资料:# @# e  ]9 q5 l# T1 Z" ]
% W6 j, V/ b/ c1 |/ _! H

' q' }* U# [: s8 v+ F* `
  W! {) Q5 f# W7 q

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?会员注册

×
奥鹏作业答案,奥鹏在线作业答案
发表于 2015-11-5 17:09:39 | 显示全部楼层
奥鹏作业答案,奥鹏在线作业答案
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 会员注册

本版积分规则

 
 
客服一
客服二
客服三
客服四
点这里给我发消息
点这里给我发消息
谋学网奥鹏同学群2
微信客服扫一扫

QQ|关于我们|联系方式|网站特点|加入VIP|加盟合作|投诉建议|法律申明|Archiver|小黑屋|奥鹏作业答案-谋学网 ( 湘ICP备2021015247号 )

GMT+8, 2024-4-24 11:37 , Processed in 0.105918 second(s), 22 queries .

Powered by Discuz! X3.5

Copyright © 2001-2023 Tencent Cloud.

快速回复 返回顶部 返回列表